Stage1st

 找回密码
 立即注册
搜索
查看: 3879|回复: 20

[新闻] 次世代主机AMD GPU源代码泄露,黑客公然勒索1亿美元

[复制链接]
     
发表于 2020-3-26 12:14 来自手机 | 显示全部楼层 |阅读模式

      GPU 是 AMD 的一项重要业务。2019 年 6 月公布的 RDNA 一代架构的 Navi 显卡给 AMD 重返中高端 GPU 市场打下基础。次世代主机 Xbox Series X 和 PS5 里面的半定制核心也采用了该系列架构的 GPU。

  然而不幸的是,该系列 GPU 的部分源代码被黑客偷取并公然勒索。


      泄露的源代码涉及 Navi10 显卡(RX5700、RX5700XT),未来的 RDNA 2 架构的 Navi21 显卡,以及代号为 Arden 的设备。Arden 此前被推测为 Xbox Series X 的芯片代号,如今被这名黑客证实。

      这名黑客表示:"我没有告诉 AMD 这件事,因为我很确定他们不会承认错误并改正,而是会转而起诉我。所以为什么不把这些泄露给所有人呢?"

      这名黑客在代码库页面宣称 1 亿美元就可让她闭嘴,但如果 AMD 或是其他任何人没给她付钱,那么这些数据将会免费开放下载。



      一位知情人士表示:

      在 2019 年 11 月,我在一台被黑掉的电脑里发现 AMD Navi GPU 硬件源代码。使用者没有采取任何有效措施阻止代码泄露。源代码保存在了一个未受保护的电脑/服务器中。我之后发现了其中的文件。他们没给这份文件做保护措施,甚至没进行任何加密,这就很不幸了。

      AMD 目前已确认数据被盗,并通过 DMCA (数字千年版权法)等方式采取法律行动,欲最小化这次泄露带来的影响。

      在 2019 年 12 月,有个声称拥有我们目前和未来的一些图形产品测试数据的人联系我们说,其中一部分数据在近期已经泄漏到网上,目前已经撤下。

      我们同时意识到作恶者还有其他还未透露出的文件。我们相信这些被偷的图形产品数据不是核心安全和竞争力相关的数据。我们未发现该作恶者还拥有其他 AMD 产品数据。

      作为犯罪调查的一部分,我们正在与法律部门和其他专家密切协作推进。

      值得注意的是,2019 年 12 月也是 PS5 和 Xbox Series X 相关芯片测试数据泄露的时间点,推测也与这次事件有所关联。

来源:TorrentFreak、AMD

回复

使用道具 举报

     
 楼主| 发表于 2020-3-26 12:15 来自手机 | 显示全部楼层
顺便问问懂的,这玩意泄露了会威胁到什么嘛
回复

使用道具 举报

发表于 2020-3-26 12:38 | 显示全部楼层
是不是可以期待模拟器比实机先出来了
(只有GPU部分应该不行
回复

使用道具 举报

     
发表于 2020-3-26 12:40 | 显示全部楼层
那么是 Verilog 还是 VHDL 呢?
不过大厂的话,也许也会是私有的 XML 格式呢。
回复

使用道具 举报

     
发表于 2020-3-26 12:47 | 显示全部楼层
我比较好奇,如果勒索成功,这一亿美元要交税吗,不交税的话IRS会干死她吗
回复

使用道具 举报

     
发表于 2020-3-26 12:48 | 显示全部楼层
4个月前的消息,所以现在是钱到账了还是被抓进去了
回复

使用道具 举报

     
发表于 2020-3-26 12:49 来自手机 | 显示全部楼层
为什么ps5的源码没泄漏,是索索干的,还是架构不一样
回复

使用道具 举报

     
发表于 2020-3-26 12:53 | 显示全部楼层
hentianwuya 发表于 2020-3-26 12:47
我比较好奇,如果勒索成功,这一亿美元要交税吗,不交税的话IRS会干死她吗 ...

勒索是犯罪,涉及的财产当然是非法所得,如果被找到只会被没收
回复

使用道具 举报

     
发表于 2020-3-26 12:57 来自手机 | 显示全部楼层
反正应该是走比特币之类的吧 资金不好查的
回复

使用道具 举报

     
发表于 2020-3-26 13:09 来自手机 | 显示全部楼层
intel干的?
回复

使用道具 举报

     
发表于 2020-3-26 14:36 | 显示全部楼层
本帖最后由 dumplingpro 于 2020-3-26 14:39 编辑

怕不是玩家自己做驱动,性能比官方更高。

A卡不用战未来,玩家自制鸡血驱动一步到位。
回复

使用道具 举报

发表于 2020-3-26 14:48 来自手机 | 显示全部楼层
引用第7楼fn_herstal于2020-03-26 12:53发表的  :
引用:hentianwuya 发表于 2020-3-26 12:47我比较好奇,如果勒索成功,这一亿......

@fn_herstal
IRS只管交税,不管来源

----发送自 OnePlus GM1910,Android 10
回复

使用道具 举报

     
发表于 2020-3-26 15:42 来自手机 | 显示全部楼层
dumplingpro 发表于 2020-3-26 14:36
怕不是玩家自己做驱动,性能比官方更高。

A卡不用战未来,玩家自制鸡血驱动一步到位。 ...

Linux恐成A卡指定游戏平台(
回复

使用道具 举报

     
发表于 2020-3-26 15:55 | 显示全部楼层
hentianwuya 发表于 2020-3-26 12:47
我比较好奇,如果勒索成功,这一亿美元要交税吗,不交税的话IRS会干死她吗 ...

如果自己觉得要被抓了,那赶紧把稅交了比较好,不然被起诉的时候会有偷税这一条
回复

使用道具 举报

     
发表于 2020-3-27 00:33 来自手机 | 显示全部楼层
我也比较好奇这种勒索有成功的案例吗

—— 来自 nubia NX523J_V1, Android 5.1.1上的 S1Next-鹅版 v2.2.2.1
回复

使用道具 举报

发表于 2020-3-27 00:36 | 显示全部楼层
Github上自称是这位黑客的人否认开价一个亿
回复

使用道具 举报

     
发表于 2020-3-27 00:37 | 显示全部楼层
感觉就像是恶心你而不是为了钱

  -- 来自 有消息提醒的 Stage1官方 iOS客户端
回复

使用道具 举报

     
发表于 2020-3-27 00:44 | 显示全部楼层
肯定是存在iU的电脑上了
回复

使用道具 举报

     
发表于 2020-3-27 13:46 | 显示全部楼层
本帖最后由 whzfjk 于 2020-3-27 13:47 编辑

文件列表:http://paste.ubuntu.com/p/vg92RzjWBg/
概览 116/7769

  1. /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/config/gc/pub/sim/mut_adjust_virage_defines.v
  2. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/rtl_primitives.v
  3. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/hdmrkcell08lvt_nopwr.v
  4. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/hdmrkcell08svt_nopwr.v
  5. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/hdmrkcell08ulvt_nopwr.v
  6. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/hdmrkcell11lvt_nopwr.v
  7. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/hdmrkcell11svt_nopwr.v
  8. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/hdmrkcell11ulvt_nopwr.v
  9. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/ts07nxpllogl08hdf057f_nopwr.v
  10. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/ts07nxpllogl08hdl057f_nopwr.v
  11. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/ts07nxpllogl08hdp057fHLMV_nopwr.v
  12. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/ts07nxpllogl08hdp057fLHMV_nopwr.v
  13. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/ts07nxpllogl08hdp057fMV_nopwr.v
  14. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/ts07nxpllogl11hdf057f_nopwr.v
  15. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/ts07nxpllogl11hdl057f_nopwr.v
  16. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/ts07nxpslogl08hdf057f_nopwr.v
  17. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/ts07nxpslogl08hdl057f_nopwr.v
  18. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/ts07nxpslogl11hdf057f_nopwr.v
  19. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/ts07nxpslogl11hdl057f_nopwr.v
  20. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/ts07nxpvlogl08hdf057f_nopwr.v
  21. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/ts07nxpvlogl08hdl057f_nopwr.v
  22. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/ts07nxpvlogl11hdf057f_nopwr.v
  23. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/ts07nxpvlogl11hdl057f_nopwr.v
  24. -v /proj/vcip-genip/library/navi10gch/lib_FE_D.2.0/verilog/stdcell/vhacells_nopwr.v
  25. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/src/verif/bpm/models/mardih_n7_ns_pwr.v
  26. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/src/verif/bpm/models/mardiv_n7_ns_pwr.v
  27. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/async_rst_sync.v
  28. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/async_rst_sync_activehi.v
  29. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/latch_wrapper.v
  30. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/ati_TE_driver.v
  31. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/ati_async_ff.v
  32. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/ati_buffer0.gv
  33. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/ati_buffer1.gv
  34. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/ati_buffer3.gv
  35. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/ati_clk_and.v
  36. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/ati_clk_inv.v
  37. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/ati_clk_nand.v
  38. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/ati_clkbuf1.gv
  39. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/ati_clock_gate.v
  40. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/ati_master_clock_gater.v
  41. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/ati_mux2.v
  42. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/ati_pdlycell.v
  43. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/ati_sdff.v
  44. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/ati_tiel.gv
  45. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/ati_we_and.v
  46. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/aticlk_buf.v
  47. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/aticlk_mux2.v
  48. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/iso_and2.v
  49. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/rst_sync.gv
  50. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/rst_sync_activehi.gv
  51. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/rst_sync_pipe3.gv
  52. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/techind_sync_single.v
  53. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/techind_emcpm_single.v
  54. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/techind_cdcfpm_single.v
  55. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/techind_cdcefpm_single.v
  56. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/techind_iso_cdcefpm_single.v
  57. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/techind_mcpm_single.v
  58. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/techind_sync2_implementation.v
  59. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/techind_sync3_implementation.v
  60. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/techind_sync4_implementation.v
  61. -v /proj/gfxip_gcregr_1/user/orlvalid/gfx10.1_navi10_rtl_freeze_atl/out/linux_2.6.32_64.VCS/navi10/library/rtllib-tsmc7n/pub/src/rtl/variant/tsmc7n/techind_sync5_implementation.v
  62. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_handshake.v
  63. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_frame.v
  64. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_zero_one_hot.v
  65. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_xproduct_value_coverage.v
  66. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_xproduct_bit_coverage.v
  67. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_window.v
  68. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_win_unchange.v
  69. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_win_change.v
  70. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_width.v
  71. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_value_coverage.v
  72. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_value.v
  73. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_valid_id.v
  74. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_unchange.v
  75. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_transition.v
  76. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_time.v
  77. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_stack.v
  78. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_req_requires.v
  79. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_req_ack_unique.v
  80. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_reg_loaded.v
  81. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_range.v
  82. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_quiescent_state.v
  83. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_proposition.v
  84. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_one_hot.v
  85. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_one_cold.v
  86. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_odd_parity.v
  87. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_no_underflow.v
  88. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_no_transition.v
  89. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_no_overflow.v
  90. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_no_contention.v
  91. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_next_state.v
  92. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_next.v
  93. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_never_unknown_async.v
  94. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_never_unknown.v
  95. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_never.v
  96. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_mutex.v
  97. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_multiport_fifo.v
  98. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_memory_sync.v
  99. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_memory_async.v
  100. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_increment.v
  101. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_implication.v
  102. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_hold_value.v
  103. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_fifo_index.v
  104. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_fifo.v
  105. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_even_parity.v
  106. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_delta.v
  107. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_decrement.v
  108. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_cycle_sequence.v
  109. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_crc.v
  110. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_coverage.v
  111. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_code_distance.v
  112. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_change.v
  113. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_bits.v
  114. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_arbiter.v
  115. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_always_on_edge.v
  116. -v /proj/verif_release_ro/std_ovl_v28/2/src/ovl_always.v
复制代码



回复

使用道具 举报

     
发表于 2020-3-27 13:59 | 显示全部楼层
国产自主可控GPU有希望了?
回复

使用道具 举报

     
发表于 2020-3-27 19:55 | 显示全部楼层
所以有没有老哥fork了
我想参观参观
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

小黑屋|手机版|Archiver|stage1st ( 沪ICP备130202305 沪公网安备 31010702004909号 )

GMT+8, 2020-4-2 01:59 , Processed in 0.037521 second(s), 9 queries , Gzip On, MemCache On.

Powered by Discuz! X3.4

© 2001-2017 Comsenz Inc.

快速回复 返回顶部 返回列表